二维码入口
帮助中心
您的位置:集萃丝印特印网 >> 网印技术 >> 前沿技术 >> 详细内容

高速电路板设计的注意事项(三)

集萃丝印特印网  发布时间:2010-10-09 00:00:00  阅读:322  评论:

    【集萃网观察】延迟

  模拟时,应该考虑元件和封装的电容(有时还应包括电感)。要注意两个问题。 首先,仿真器可能不能正确模拟分布式电容;其次,还要注意不同生产情况对不完全层面和非平行走线的影响。许多现场解决工具都不能分析没有全电源或地线层的叠层分布。然而,如果与信号层相邻的是一个地线层,那么计算出的延迟会相当糟糕,比如电容,会有最大的延迟;如果一个双面板的两层都布有许多地线和VCC 铜箔,这种情况就更严重。如果过程不是自动化的话,在一个CAD 系统中设置这些东西将会是很繁乱的。

  EMC

  EMC 的影响因素很多,其中许多因素通常都没能得到分析,即使得到分析, 也往往是在设计完成以后,这就太迟了。下面是一些影响EMC 的因素:

  1. 电源层的槽缝会构成了四分之一波长的天线。对于金属容器上需开安装槽的场合,应采用钻孔方法来代替。

  2. 感性元件。我曾碰到过一位设计人员,他遵循了所有的设计规则,也作了仿真,但他的电路板仍然有很多辐射信号。原因是:在顶层有两个电感相互平行放置,构成了变压器。

  3. 由于不完全接地层的影响,内层低阻抗引起外层较大的瞬态电流。

  采用防卫设计可以避免这些问题中的大多数。首先应该作出正确的叠层结构和布线方略,这样就有了好的开始。

  这里没有涉及某些基本问题,比如网络拓扑、信号失真原因和串扰计算方法; 只是分析了一些敏感的问题,以帮助读者应用从EDA 系统得到的结果。任何分析都要依赖于所采用的模型,分析不到的因素也会对结果产生影响。过于复杂就象太不精确一样,避免过多参量的变化,如印制线宽度等,有助于整齐、 一致的设计。

来源:www.greattong.com

更多
正在载入...
最新评论
    暂时还没有任何评论!您赶紧来发表一些您的观点吧……
发表评论

用户名: 密码: 匿名发表 [ 登陆 注册]

评价:中立 好评 差评

表情:不错 大哭 鼓掌 发怒 流汗 惊讶 骷髅 吐 撇嘴 龇牙 抓狂

请自觉遵守互联网的相关政策法规,严禁发布暴力、反动的言论。